我家对面有个液压压铁机器的机器一开我的电视都烧坏了我用什么样的稳压器好呢

硬禾实战营两个项目组都在使用高速进行数据的采集我们比较关注的高速ADC的两个重要指标就是ADC的时间量化精度 - 采样率(sps)和ADC的幅度量化精度 - 位数(bits)。很多人认为这两個指标的精度越高性能会越好其实未必,因为我们上的现实和理论推算的理想化场景是有偏差的 - 电源的噪声、采样的边沿抖动等都会对系统的性能产生影响最终的结果就是在某种环境下,再高的精度除了增加系统成本外带不来任何的性能上的提升。

如何从理论上进行悝解的这篇文章论述的就非常清楚了。建议使用ADC、的工程师都认真阅读一下

的主要优势之一是在设计中考虑了易用性,不仅简化了系統设计人员的工作而且允许对多代各种应用重复使用单个参考设计。在很多情况下您可以构建一个参考设计长时间用于不同的应用。精密系统的硬件保持不变而软件实现可适应不同系统的需要。

这就是可重用的美妙之处但实际生活中没有万事如意。多个应用采用单┅设的主要缺点是您放弃了实现dc、地震、和更高带宽应用的绝对最高可能性能所需的自定义和优化。在急于重用和完成设计的过程中往往会牺牲精确性能。其容易忽略和忽视的一个主要方面是时钟在本文中,我们将讨论时钟的重要性并为正确设计高性能转换器提供指导。

抖动和信噪比之间的关系

在查阅现有文献时我们看到了有关ADC性能依赖于抖动参数的大量描述,并且通常此类标题会包含“高速”┅词这不无道理。为了考察抖动和信噪比(SNR)之间的关系首先来看SNR数值和rms抖动之间的关系。

如果抖动是系统中的主要噪声源则此关系简囮为:

如果有不同的噪声源,则需要使用等式2来计算组合SNR:

求和对不相关噪声源有效利用等式2,可得到基于热噪声(e2v)和抖动噪声的SNR抖动對SNR的影响取决于输入频(fIN)。这表示在较高的频率下SNR主要由抖动定义。图1所示是根据等式1和等式2得到的受抖动影响的理想和实际ADC的曲线图1Φ的曲线在高速ADC数据手册中很常见,但通常在MHz范围开始对于精密ADC,我们将进一步在kHz范围内展示相同的依赖关系我们使SNR超过108dB(参见图1),精密ADC现在能够做到这一点这正是AD7768-1的用武之地。

图1. 不同抖动水平下 SNR 和 fIN的关系

查看图1中的曲线,可以看到仅当σtRMS超过300ps时AD7768-1转换1kHz信号(灰銫线)才会受到时钟抖动的影响。我们可以调整变量并显示特定ENOB和fIN的抖动要求:

图2. 在转换器不同ENOB下最大允许抖动和fIN的关系

目前高精度转換器的目标抖动使得设计人员不能选择使用通用(如555振荡器)或许多微控制器或基于的。我们只能选择(XTAL)和(PLL)振荡器新型MEMS振荡器技术也会适鼡。

过采样技术在这里有用吗

在等式1和等式2中可以观察到重要的一点,抖动对采样频率没有明显的依赖关系这意味着,很难通过过采樣技术(平面或噪声整形)来减少抖动的影响过采样在高精度系统中很常见,但在对抗抖动噪声方面几乎没有什么作用与采样频率的關系见等式4

L(f)是相位噪声频谱单边带(SSB)密度函数

fn和fmax是与特定测量相关的频率范围。

一般来说增加fS对改善抖动影响用处不大。理论上讲ADC的过采样率会减少一些宽带抖动影响。3在量化噪声和热噪声方面噪声整形是抑制目标频段噪声的一种非常有效的方法。如等式7所示与噪声抖动抑制相比,增加过采样率能够更快地抵制量化噪声(等式5)这使得抖动在利用噪声整形的过采样结构中更加突出。在奈奎斯特转换器中这可能没有那么严重。图3以二阶∑-ΔADC和新四阶∑-ΔADC为例说明了这一现象

图3.过采样将量化噪声降至低于抖动导致的噪声限值。

A 点显礻四阶∑-Δ ADC 要求时钟抖动低于 30 ps

B点说明采用较早技术的二阶整形器进行200 kHz转换时不受高达 200 ps 抖动水平影响。

使用基本误差为Δ的N阶整形器在过采样率M下整形的量化噪声之间的关系:

过采样率M和抖动量之间的关系:

等式7显示二阶噪声整形(N = 2)应将注意力放M上,M现在以5次方变化

不同玳的转换器会看到一些共同的关系特性。一阶噪声整形器隐藏抖动的时间最长从而将三次关系推进到~1/M3,而四阶∑-Δ将获得~1/M9的关系抖动朂多会降低1/M,,而这通常假定存在较强的宽带频率分量而非关系1/(fN)。

信号振幅会改变现状吗

等式2显示分子和分母中均有振幅,使振幅和SNR值の间无法实现良好的平衡在衰减信号中,除了抖动外热噪声开始限制动态范围,从而使SNR变差因此,我们可以看到如果通过新的精密ADC来实现足够低的噪声,精密ADC将在几乎所有应用(dc/地震应用除外)中受到抖动限制

在前面的介绍中,我们确立了信号、总电压噪声和时鍾抖动rms之间关系SNR通过非常简单的等式2将这三者联系在一起。SNR是用于比较设计的一个很好的基准但在实际应用中未必可行。在很多应用Φ专门针对SNR的设计不够理想。因此无杂散动态范围(SFDR)成为设计目标。在新的高精度系统中可实现140dB甚至150dB的SFDR。

由时钟源导致信号失真的过程可以通过混合二者来检查可采用FM调制理论分析频域。得到的快速傅立叶变换()频谱是时钟源频谱与输入信号频谱混合的产物为查看我們的ADC如何受此影响,我们引入了相位噪声抖动和相位噪声均描述相同的现象,但将根据应用首选一种我们已经展示了如何在等式3中将楿位噪声转换成抖动。在积分过程中频谱的细微差别将丢失。

相位噪声密度图通常与时钟源设备和PLL规范一起提供对于较低频率源,图4所示的曲线变得更少见这些频率源用于当前的过采样转换器,但报告总抖动值(rms或峰值)

通过斩波方案,可以强制和元件在直流附近表现出相当平坦的噪声特性没有等效的时钟斩波电路可用。

在转换高幅度N信号时得到的FFT变为FM调制频谱,其中AIN充当载波时钟边带与信號等效。请注意相位噪声在FFT中不会受到频带限制,噪声在频带内表现为多个镜像混叠片段(参见图5)

图5.近载波相位噪声确定主频带周圍的FFT频带的幅度。

在精密ADC中通常可以依赖相位噪声的自然衰减特性而不提供任何时钟抗混叠。通过向时钟源添加滤波可以减少一些抖動—例如,在时钟路径中使用调谐来表现出理想的频率响应求积分频率的积分上限(等式3)并不容易确定。精密ADC数据手册未对此提供太哆建议在这些情况下,对时钟CMOS输入进行了工程假设

精密ADC中更常见的问题发生在fIN频率附近,其中1/(fN)形状的相位噪声将使SFDR特性更差大的AIN信號将充当阻塞器,这是一个在无线电接收器中更常用的术语这里也适用。

旨在记录具有非常长捕获时间的高精度频谱时由于时钟相位噪声频谱密度的性质,时间将受到很大影响SNR和FFT图可通过缩短捕获时间(更宽的频率带)来改进。对于给定的FFT捕获rms抖动应计为?频带的集荿相位噪声。查看图5可以很明显地看到这一点。

虽然这一技巧可以明显改善FFT和SNR曲线但对观察阻塞器附近的信号没有任何帮助。FM调制等式的一个重要概括和简化是边缘高度与下面成正比:

延长单次FFT的积分时间是一项挑战需要进一步捕获更多和更突出的相位噪声部分。我們需要考虑组合更长时间捕获的替代方式来改进这一点

图6. 相位噪声向下混叠到基带。

出于实际考虑应在fBIN/2偏移频率下在单个点比较SSB曲线,以选取更好的源获得干净的近载波频谱和SFDR。如果比较源以实现更好的SNR则需要从fBIN/2到超过fS(抖动别名)的3倍执行等式3中的积分。

∑-Δ型调制器对时钟的敏感性

无论何种架构和技术前面所述都适用于任何ADC。下面将讨论特定技术带来的挑战抖动依赖性最突出的示例之一是∑-Δ型ADC。离散时间和连续时间调制器之间的差别在抗抖动性方面有很大差别

连续时间和离散时间∑-Δ型ADC不仅受到与采样相关的抖动的影響,其反馈环路也可能受到抖动的严重干扰离散时间和连续时间调制器中DAC元件的线性度是实现高性能的关键。通过与(opamp)并联可以直观地了解DAC的重要性如果设计一个增益等于2的电压,那么电路设计人员通常首先会考虑使用一个运算放大器和两个电阻如果不是极端外部环境,图7a中所示的电路就符合要求在大多数情况下,电路设计人员不需要了解运算放大器就能获得很好的性能设计人员必须选择匹配良好苴精度足以获得正确增益的电阻。为了减少噪声电阻必须很小。在热性能方面需要考虑热系数匹配

图 7. 运算放大器与 ∑-Δ 型 ADC比较。

请注意这些依赖因素都不是由运算放大器决定的。对于这种电路操作运算放大器不理想的影响并不重要。没错输入或容性负载可能影响夶。需要检查压摆能力因为如果带宽不受限制,可能要考虑噪声影响但是只有在选择正确电阻而未影响性能的情况下,才能解决这些問题在∑-Δ型AC中,反馈比两个电阻更复杂—在这些电路中我们使用DAC代替电阻执行相应功能。当电路的其余部分以类似于运算放大器电蕗的方式获得环路增益DAC做法中的缺陷就会很不利。

ADC采用元件混搭(shuffling)或校准这提供了一种处理DAC元件不匹配的方法。这些混搭或校准会将错誤转移到高频率但也会使用更多的定时事件,并可能增加与抖动相关的性能下降最终造成噪底受到抖动影响的情况,从而降低噪声整形的有效性因为调制器可以采用不同的DAC方案以及它们的混合,例如归零和半归零深入研究这些方案进行分析和数值模拟超出了本文的范围。

关于本文中的抖动我们将通过图示形式简化。由于ADC环路内存在抖动依赖性问题一些新型设计将在芯片上提供具有适当相位噪声量的倍频器。虽然这会省去系统设计人员的大部分工作但请注意,倍频器仍然依赖于良好的外部时钟和低噪声电源在这些系统中,应栲虑查看PLL文献了解对观察到的相位噪声的潜在威胁。图8显示不同DAC的抗抖动性能显示离散时间DAC运行时影响极小。

图8. 离散时间 DAC 在某种程度仩抗抖动而在连续时间DAC中,窄脉冲将对抖动性能具有显著的影响

现代连续时间∑-Δ型设计包括板上PLL由于在与无源元件一致的情况下仔細调整时序,因此它们不提供各种时钟速度可采用某种人工方式扩大ADC转换率的选择范围,这种方法采用采样率转换的方式采样率转换雖然具有的优点,但会增加功耗不过这些代价仍使它值得成为高度调谐的的替代方案。ADI公司的许多ADC都提供采样率转换选项

精确定时可能影响性能的另一个特定领域是开关滤波。设计精密ADC时需要确保将所有干扰信号排除或充分衰减。ADC可能要提供特定嵌入式模拟和数字滤波ADC的数字滤波具有很强的抗抖动能力,而任何形式的时钟模拟滤波都会受抖动影响

当精密转换器采用更先进的前端开关时,这一点尤為重要虽然开关电容滤波器从理论上可能是有优点,但我们只能参考摘要进一步研究和分析

转换器中常见的方案之一是相关双采样(CDS)。參见图9了解CDS抑制质量的性能如何随时钟以三种不同的质量水平而变化。图中显示阻带附近的信号显示了在x轴上以1为中心的开关电容滤波器。图的中心未被数字滤波抑制并且依赖于模拟开关电容滤波器。需要优质时钟来保持良好的抑制水平即使测量dc信号,抖动也会通過向下混叠干扰信号来影响噪声性能这些信号本应由硅片上的开关电容滤波器滤除。数据手册中可能没有明确提到是否存在板载开关电嫆滤波器

图 9. 开关电容滤波性能与时钟质量—传号空号比。

实用指南、问题根源和常见猜测

至此我们已经展示了时钟会给您带来问题的幾种情况,现在来看看能够帮助您实现最大限度减少抖动量系统的技术

高质量时钟源具有非常快速的上升和下降时间。其优势是在转换時减少抖动噪声遗憾的是,由于陡峭边沿的好处对正确的路由和端接提出了相当严格的要求。如果时钟线未正确端接该线路将受到添加到原始时钟信号的反射波的影响。此过程非常具有破坏性且相关的抖动水平可轻松占据数百皮秒。在极端情况下时钟接收器能够看到可能导致定电路的额外边沿。

图10. 有关时钟的不佳、较佳、最佳电路设计(按降序排列)

其中一种可能不合理的方法是使用RC滤波器减慢边沿,从而消除高频成分甚至可以使用正弦波作为时钟源,同时等待具有50Ω走线和端接的新PCB尽管转换是相对渐进的,并且占空比可能因数字输入迟滞而偏斜但这将减少抖动的反射分量。

数字时钟可以在将边沿传送到采样开关之前通过各种缓冲器和/或电平移位器在ADC內部路由。如果ADC具有模拟电源引脚采用的电平移位器将成为抖动源。通常芯片的模拟端将具有高电压器件,并具有更长的压摆时间洇此抖动灵敏度会提高。一些设计精良的器件在板上分离更多的模拟电源给时钟和线性电路

图11. 采样时间受到DVDD、AVDD 以及AGND 和 DGND之间不同电源域引叺的噪声干扰

由电源噪声引起的抖动将通过去耦电路减小或放大。一些∑-Δ调制器将在模拟和数字电路中进行大量数字活动。这可能导致与信号和数字数据之间干扰有关的非特征性杂散。高频电荷传输应限制在器件附近的短环路。为了适应最短的接线优秀的设计沿着芯片的細长侧使用中心引脚。这些限制不是放大器和低频芯片的常见问题它们可以在角上有VDD和VSS引脚,如图12的左侧所示PCB设计应充分利用这些功能,并在引脚附近设置优质电容

图12. 线性电路(左)和时钟电路(右)的供电方案。

图13.解耦电容降低抖动的错误(左)和正确(右)位置

时间分配器和时钟信号隔离器
更快的时钟具有更少的抖动,因此如果功率限制允许在外部或内部使用分频器来提供所需的采样时钟会囿所改善。在设计具有的系统时请检查其脉冲宽度。如果占空比欠佳则偏斜会干扰模拟性能,在极端情况下可能会锁定IC的数字端。茬精密ADC中可能不需要时钟,但使用更高的频率可以提供最后一位性能在图14中,AD9573在内部使用2.Hz出于相同的原因提供全部33MHz和100MHz。如果ADC之间不需要精确同步则电路可能具有极鲁棒的单数字与抖动性能。对于精密ADC晶体放大器在100 kHz输入时转换为优于22位的性能。这种性能很难被超越并解释了为什么XTAL振荡器在可预见的未来仍会使用。

另一个抖动源与源自外部线路的时钟干扰有关如果时钟源在能够的信号附近错误地蕗由,则会对性能产生极大影响如果干扰源与ADC操作无关,并且是随机的将极大地增加您的抖动预算。如果时钟受到与ADC相关的数字信号嘚污染则会观察到杂散现象。对于从ADCCLK线路和S线路可以是独立时钟,但这可能会在等式9中定义的频率下导致问题并且会混叠回第一个奈奎斯特区。

建议使用锁频SPI和MCLK源即使采用了这种预防措施,SPI和MCLK也可能具有与给定时钟的脉冲占空比相关的杂散例如,如果ADC抽取128并且SPI僅读取24位,则会产生一些创建与特定1/(24t)和1/(104t)测量相关的拍频的风险因此,应使MCLK远离锁定的SPI线路以及数据线路

在图15中,标记了各种定时周期这很容易干扰SFDR或导致抖动。如果SPI通信未频锁到MCLK则可能发生杂散。掌握布局技术是您缓解此问题的最大保障频率表现为混叠下行干扰源,但也作为拍频和交调产物例如,如果SPI在16.01 MHz下运行MCLK在16 MHz下运行,则应在10 kHz下发生杂散

图15. 存在异步通信和时钟要求进行混合杂散的故障和調查工作。

除好的布局之外另一种减少杂散的方式是将它们移到相关频带的外部。如果MCLK和SPI可以锁频则可避免许多干扰。即便如此SPI仍嘫存在空闲期的问题,导致接地繁忙而这仍然可能造成干扰。您可以使用对您有利的接口功能ADC中的接口功能可提供状态字节或循环冗餘校验(CRC)。这可能提供一种很好的方法来抑制杂散并具有这些功能的额外好处。空闲时钟甚至是未使用的CRC字节,都有利于均衡地填充数據帧您可能会选择忽略CRC,而仍然可以通过使用CRC获得好处当然,这也意味着数字线路上需要额外功率

图16. 太靠近开关模式PSU的MCLK路由。

图17. 具囿XTAL放大器和与SPI有关的杂散的本地源MCLK

图18. 可以使用虚拟CRC或状态来改善帧以消除杂散。

2018年ADI发布了AD7768-1,这是一款具有低于100μV的偏移和高达100 kHz的平坦頻率响应的高精度ADC该ADC已成功应用于SFDR超过140 dB的系统设计中,事实证明在具有满量程输入的音频带之外,抖动可忽略不计它包含一个片上RC振荡器,能够提供参考点来调试受干扰的时钟源这种内部RC虽然不能提供低抖动,但可以提供差分方法来发现杂散源

图19. 具有正确设计的PCB囷时钟电路的AD7768-1的频谱。

ADC实施内部开关电容滤波技术也使用时钟分频器来减轻抗混叠滤波器的压力。内部时钟分频器可确保稳定的性能能够使用通常从隔离器获取的偏移时钟来进行操作。电源位置非常适合通过内部短接合限制外部ESR/ESL效应毛刺抑制在时钟输入焊盘中实现。應用板性能扫描显示30psrms的抖动能够满足各种应用需求。如果您需要测量140+dB的SFDRAD7768-1能够帮助您非常迅速地获取测量值,其功耗远低于以前的传统電源轨方式

}

我要回帖

更多关于 亚铁机器 的文章

更多推荐

版权声明:文章内容来源于网络,版权归原作者所有,如有侵权请点击这里与我们联系,我们将及时删除。

点击添加站长微信